RISC-V IP 蹑景 S 系列
产品介绍
本产品为高性能计算专用 RISC-V 64 位处理器 IP,适配人工智能、自动驾驶等高性能需求场景,核心优势如下:
- 指令集与性能:兼容 RV64IMAFDC [H] 指令集,集成支持 IEEE 754-2008 标准的单 / 双精度浮点单元;9 级双发射流水线架构,SMIC12nm 工艺下主频可达 1GHz,算力与稳定性兼具;
- 访存与虚拟化:具备高性能数据预取技术,访存效率出色;支持 Hypervisor 扩展及虚拟化功能,满足复杂多任务调度需求;
- 高可配置性:存储含 32KB 指令 / 数据一级缓存,二级缓存最大可配置 2MB,可配置 32KB 指令 / 数据紧耦合存储;支持同构多核架构配置,适配不同算力需求;
- 接口与安全:总线接口可设为 AMBA AXI/ACE,兼容主流系统;支持 Machine/Supervisor/User 三种特权模式,支持16/64个PMP内存保护区域,支持JTAG Debug 调试,安全与可调试性兼顾。

产品参数
- 指令集与微架构
- 指令集:RV64IMAFDC[H]
- 流水线:9 级
- 发射方式:顺序双发射
- 浮点单元:支持 IEEE 754-2008 浮点标准(含单精度、双精度)
- 访存优化:支持高性能数据预取技术
- 存储配置
- 指令一级缓存:典型 32KB
- 数据一级缓存:典型 32KB
- 二级缓存:最大可配置 2MB
- 紧耦合存储单元:可配置,典型 32KB(指令 / 数据)
- 接口与特权模式(含虚拟化)
- 总线接口:可配置为 AMBA AXI/ACE
- 特权模式:支持 Machine、Supervisor、User 三种
- 虚拟化支持:支持 Hypervisor 扩展
- 物理内存保护(PMP):可配置,支持 16 或 64 个区域
- 中断与调试
- 中断控制器:支持可配置平台级中断控制器(PLIC)、核内中断控制器(CLINT)
- 调试接口:支持标准 JTAG 接口与 Debug 调试
- 工艺与主频
- 工艺:SMIC12nm
- 工作频率:最高可达 1GHz
- 核心配置
- 架构配置:支持同构多核架构
- 核心数量:可配置为单核、双核和四核,共享L2缓存